设计内容与设计要求 CPLD为复杂可编程逻辑器件,通过EDA技术对其进行编程,可将一个较复杂的数字系统集成于一个芯片中,制成专用集成电路芯片,并可随时在系统修改其逻辑功能。有关知识可参见相关教材或参考书。 一.设计内容 1. 设计制作一块体育比赛的数字秒表专用芯片; 2. 能准确计时并显示; 3. 开机显示00.00.00; 4. 用户可随时清零、暂停、计时; 5. 最大计时9时59分59.9秒,最小精确到0.1秒; 二、设计要求: 1、 设计思路清晰,给出整体设计框图; 2、 设计各单元电路,完成其功能仿真和编译并生成低层模块; 3、 完成顶层设计并编译通过; 4、 完成设计下载并调试电路; 5、 写出设计报告; 主要设计条件 1. 提供EDA实验室; 2. 提供实验箱和CPLD芯片; 3. 提供设计软件 说明书格式 1. 课程设计封面; 2. 任务书; 3. 说明书目录; 4. 设计总体思路,基本原理和框图(顶层电路图); 5. 单元电路设计(各次级模块电路图); 6. 设计仿真; 7. 编程下载; 8. 总结与体会; 9. 附录; 10. 参考文献。 本文来源:https://www.wddqw.com/doc/1dd35c6cb007e87101f69e3143323968001cf44d.html